VHDL: introducción.
1.-Definición
En 1980 el gobierno de los Estados Unidos de América crearon
el proyecto VHSIC (Very High Speed Integrated Circuit) con el objetivo
de desarrollar el proceso tecnológico utilizado para la creación
de circuitos integrados. En este proyecto se crea el VHDL (VHSIC Hardware
Description Language).
2.-Ventajas
-
Estándar. VHDL es un estándar de la IEEE.
-
Soporte del gobierno. El gobierno de los Estados Unidos de América
(Departamento de Defensa) exige a sus proveedores de ASICs el código
VHDL de los diseños.
-
Soporte de la industria. Las compañias utilizan VHDL para diseños
comerciales.
-
Portabilidad. El mismo código VHDL puede ser simulado y usado en
las herramientas de las diferentes etapas del proceso de diseño.
-
Capacidad de modelización. Con VHDL se puede modelizar todos los
niveles de diseño, desde componentes complejas hasta transistores.
-
Reusabilidad. Permite definir librerías con componentes comunmente
utilizados, donde cada elemento es parametrizado mediante parámetros
al crear la instancia.
-
Independencia de la tecnología. La funcionalidad y comportamiento
del diseño puede ser descripto y verificado en VHDL independientemente
de la tecnología que lo soporte.
-
Documentación. Los modelos VHDL se utilizan para definir unívocamente
los requerimientos de un diseño, para luego utilizarlo para comparar
la especificación y la implementación.
-
Metodología de diseño. Con la sintesis de VHDL se creo una
nueva metodología de diseño de circuitos que incrementó
la productividad, redujo el ciclo de diseño y bajó los costos.
3.-Síntesis Lógica
La síntesis lógica es el proceso de traducción
de un lenguaje de definición de sistemas digitales en las ecuaciones
booleanas que lo implementan, y la optimización para cumplir las
exigencias de tiempos de propagación, área, consumo, etc..
Referencia: Chang K. C., "Digital Design and Modeling with VHDL and
Synthesis", IEEE Society Press, los Alamitos, CA, USA. 1997.