Publicado en: | Título: | Resumen |
1999-NOVIEMBRE
|
Local versus global interconnections in pipelined arrays:
an example of interaction between architecture and technology
Autores: E. Boemo, N. Acosta, E. Todorovich, S. López-Boedo. November 16-19, 1999 |
A COMPLETAR |
1999-MARZO
|
Co simulación de Hw/Sw usando FPGAs
Autores: E. Todorovich, N. Acosta y C. Vazquez. |
Se propone sintetizar la descripción en VHDL (procesador, por ejemplo) para configurar una FPGA, mientras que el resto del sistema o entorno está descrito en ADA. La aplicación en ADA se comunica con una estación de trabajo mediante una tarjeta de entrada-salida digital conectada a la FPGA utilizando software basado en TCP/IP. |
1999-MARZO
|
Prototipo de simulador HDL
Autores: N. Acosta y H. Curti. |
En un proyecto de codiseño es necesario contar con herramientas que permitan: a) simular el mundo real por medio de programas de aplicación, b) interactuar con hardware (real o emulado), y c) simular implementaciones hardware en modo comportamental. Estas tres herramientas deben comunicarse para permitir el codiseño de un sistema completo. Este artículo propone un simulador de HDL en un entorno de codiseño. |
1999-MARZO
|
A high-level synthesis tool for generating fuzzy logic
controllers
Autores: N. Acosta y E. Todorovich. |
The generator includes several tools that allows to translate the initial problem specification to a specific circuit implementation, by using HDL descriptions (such as VHDL, Verilog, Handel-C, ABEL). This HDL description files can be synthesized to get the FPGA configuration bit-stream. |
1999-MARZO
|
Una herramienta de análisis de retardos de interconexión
en FPGAs
Autores: E. Boemo, N. Acosta y E. Todorovich. |
En este artículo se presenta una herramienta para el análisis de la interconexión de circuitos mapeados en FPGAs. A partir de los ficheros de información post-layout, el programa permite seleccionar subconjuntos de pistas de un determinado fanout, graficar histogramas de retardos, calcular estadísticas, analizar skew de reloj, o exportar esta información a formatos de programas de análisis más avanzados tales como Origin o Mathlab. |
1998-AGOSTO
Buenos Aires, Argentina |
Implementación de controladores difusos sobre
FPGAs
Autores: N. Acosta y E. Todorovich. |
Analiza implementaciones software/hardware basadas en FPGAs acopladas a una computadora personal (host). Se implementa una UAL para un controlador difuso mediante dos técnicas: síntesis lógica a partir de VHDL y diseños específicos, para distintos anchos de palabra, de tal forma que se pueda determinar el grado de adaptabilidad a la arquitectura soporte. |
1998-MARZO
|
Diseño de sistemas digitales específicos
basados en hardware reconfigurable
Autores: N. Acosta y E. Todorovich. |
Este artículo presenta un análisis de implementaciones software/hardware basadas en FPGAs acopladas a una computadora personal (host). Se implementan tres aplicaciones: a) generador de números de Fibonacci, b) búsqueda binaria y c) unidad aritmético-lógica para controladores difusos. Se usan distintos anchos de palabra, para determinar el grado de adaptabilidad a la arquitectura soporte. |
1998-MARZO
|
Membership function and inference rule implementation
Autores: N. Acosta, J-P Deschamps y J. Garrido. |
A COMPLETAR |
1998-FEBRERO
EIS’98 Tenerife, España |
Optimized active rule fuzzy logic custom controller architecture
synthesis
Autores: N. Acosta, J-P Deschamps y J. Garrido. |
The paper goal is to present an alternative scheme to compute the controller functions by using an inference engine that only computes the relevant rules. Thus, the paper goal is to develop a methodology to synthesize automatically rule-driven fuzzy controller architecture. |
1998-FEBRERO
EIS’98 Tenerife, España |
Segment representation for membership-functions
Autores: N. Acosta, J. Garrido y J-P Deschamps. |
This paper shows how to implement non-fixed linear polynomial membership functions in a computation-oriented approach. This membership function circuitry supports a selective inference method, by determining the active rule set. Thus, the paper goal is to develop a methodology to synthesize fuzzifier circuits for rule-driven fuzzy controller architectures, based on general linear polynomial membership functions. The linear polynomial functions can be seen as a sequence of linear segments. |
Artículo en LIBRO
1997 |
Customized Fuzzy Logic Controller Generator
Autores: N. Acosta, J-P Deschamps y G. Sutter. |
Artículo seleccionado para su publicación en Manufacturing
Systems: Manufacturing, Management and Control. Libro editado
por P. Kopacek (Institute for handling devices
and robotics, Vienna University of Technology, Vienna, Austria). Publicado
por la IFAC (International Federation on Automatic Control).
Vease el resúmen del artículo, en el Congreso MIM'97 realizado en febrero de 1997, en Viena, Austria (tres items más adelante). |
1997-ABRIL
AARTC’97 Vilamoura, Portugal |
Automatic Program Generator for Customized Fuzzy Logic
Controllers
Autores: N. Acosta, J-P Deschamps y G. Sutter. |
The generator includes several tools that allows to translate the initial problem specification to a specific circuit implementation. From the rule based specification the generator produces a first computing scheme. By applying various transformations (lattice and arithmetic operation minimisation, optimal register assignation, ...) the system produces the microprogram that drives the controller. |
1997-FEBRERO
|
Herramientas para la materialización de controladores
difusos microprogramados
Autores: N. Acosta, J-P Deschamps y G. Sutter. |
Se define un lenguaje de especificación de controladores difusos inspirado en el FIL, que por medio de transformaciones genera el microprograma o código ejecutable que lo simule. Se consideran plataformas hardware a arquitecturas materilizables por FPGAs o ASICs, mientras que la plataforma de simulación es la arquitectura 80x86. También se describen herramientas de generación de datos de entrada y que asistan al análisis de las simulaciones. |
1997-FEBRERO
MIM’97 Vienna, Austria |
Computer peripheral device for modelling 3D objects in
a CAD environment
Autores: N. Acosta y G. Bioul. |
The proposal of this paper is to reduce the 3D model definition time by proposing a device 3D digital pointer. The 3D pointer is designed to provide, in a practical and easy to handle way, 3D coordinates to the workstation which will generate the computerized graphic definition. The BEE allows the automatic capture of each object coordinate. Once the relevant points have been captured, the corresponding coordinates can be used to derive primitive objects (using lines, curves, arcs, planes, surfaces). |
1997-FEBRERO
MIM’97 Vienna, Austria |
Customized Fuzzy Logic Controller Generator
Autores: N. Acosta, J-P Deschamps y G. Sutter. |
Fuzzy controllers can be implemented by standard hardware, dedicated microcontroller or application specific circuits. The basic fuzzy controller architecture can use one or more arithmetic and logical units (ALU). ALUs execute the following operations: fuzzyfication, defuzzyfication, lattice and arithmetic functions. The generator includes several tools that allows to translate the initial problem specification to a specific circuit implementation. From the rule based specification the generator produces a computing scheme, by applying various transformations the system produces the microprogram that drives the controller. |
1996-SEPTIEMBRE
|
Algoritmo de Optimización de Funciones Reticulares
Aplicado al Diseño de Controladores Difusos
Autores: J-P Deschamps y N. Acosta. |
Para la materialización de un sistema de control difuso es conveniente reducir las expresiones generadas a partir de los antecedentes de las reglas de inferencia a esquemas de cálculo incluyendo exclusivamente operaciones MAX y MIN de dos operandos. En este artículo se propone un algoritmo heurístico de generación de esquemas a partir de expresiones reticulares conjuntivas o disyuntivas. |
Tesis de maestría
1995-DICIEMBRE |
Non-Conventional Device for Capturing 3D Objects
Autores: N. Acosta. |
Analiza las alternativas para la implementación de un dispositivo con capacidad de capturar coordenadas 3D. Se diseñó un dispositivo electromecánico esclavo de una computadora para tal fin. |
1995-SEPTIEMBRE
4th Symposium on LCA Buenos Aires, Argentina. |
Experimental Computer Controlled Device for Capturing
Laser Interference Patterns
Autores: N. Acosta y G. Bioul. |
A COMPLETAR |
Tesis de grado
1993-AGOSTO |
Una experiencia de CAM: Prototipo de una Perforadora
de Precisión
Autores: N. Acosta. |
Analiza alternativas para implementar un dispositivo de precisión capaz de perforar circuitos impresos por medio de un computador. Se diseñó e implementó un dispositivo electromecánico esclavo de una computadora. |
1989-SEPTIEMBRE
Buenos Aires, Argentina |
Experiencia de Prototipación en un Ambiente Universitario
Autores: M. Campo, E. Pastor, N. Acosta, G. Kirch y M. Cilia. |
A COMPLETAR |
1986-SEPTIEMBRE
Buenos Aires, Argentina |
Experiencia en Implementación de Lenguajes de
4ta. Generación
Autores: M. Campo, D. Fuentes, N. Acosta y R. Balich. |
A COMPLETAR |
Registro: | Datos: | Resumen: |
Lugar: Madrid, España.
Solicitud: 84770
Fecha: 30 de junio de 1999 |
|
Propiedad intelectual en tramite, en la oficina provincial del registro de la propiedad intelectual, Madrid. Se registra un controlador difuso para el control de velocidad y sentido de giro de un motor DC. |
Lugar: Madrid, España.
Solicitud: 73385
Fecha: 4 de mayo de 1998
|
|
Se patenta un controlador difuso que permite guiar un vehículo
(de forma autónoma y eficiente), utilizando para ello sensores de
detección de obstáculos. El controlador se basa en reglas
de control difuso.
Estado actual: ACEPTADA, con fecha: 27 de agosto de 1998. Segun Real Decreto Legislativo 1/1996, del 12 de abril (Ley de Prop. Intelectual). Número en el Registro de Propiedad Intelectual: M-73385. Número de inscripción: |
Lugar: Madrid, España.
Solicitud: 84771
Fecha: 30 de junio de 1999
|
|
Propiedad intelectual en tramite, en la oficina provincial del registro de la propiedad intelectual, Madrid. Se registra un diseño arquitectural de controladores difusos dedicados para aplicaciones de control genérico, a ser implementados en plataformas FPGA o ASIC. |